Помощь в написании студенческих работ
Антистрессовый сервис

Методы и средства обработки сигналов многоканальных детекторов устройствами, управляемыми потоком данных

ДиссертацияПомощь в написанииУзнать стоимостьмоей работы

Предложена методика проектирования считывающих микросхем с архитектурой, управляемой потоком данных, учитывающая требования современного физического эксперимента по обработке многоканальных данных с фиксированной вероятностью ошибки. Методика направлена на обоснованный выбор фактора дерандомизации при проектировании архитектуры, управляемой потоком данных, а также на расчет характеристик блоков… Читать ещё >

Методы и средства обработки сигналов многоканальных детекторов устройствами, управляемыми потоком данных (реферат, курсовая, диплом, контрольная)

Содержание

  • Список сокращений

Глава 1. Современные тенденции развития считывающей микроэлектроники физического эксперимента, методов, средств снижения потребляемой мощности и площади кристалла.

1.1. Обзор структур, концентрирующих данные.

1.2. Структуры, упорядочивающие аналоговые данные (аналоговые дерандомайзеры).

1.3. Структуры сбора асинхронных данных, реализованные в микроэлектронном исполнении.

Выводы.

Глава 2. Апробация структурного решения с разделением электронного тракта в интегральном исполнении.

2.1. Исследование быстродействия доступных технологий производства микросхем.

2.2. Реализация структурного решения, позволяющего снизить количество блоков микросхемы.

2.3. Исследование функционирования блоков микросхемы, анализ полученных результатов.

Выводы.

Глава 3. Лабораторное исследование изготовленных микросхем, анализ результатов и методика проектирования микросхем со структурой, управляемой потоком данных.

3.1. Стратегия проведения тестирования опытного образца.

3.2. Структура тестового стенда, его характеристики и особенности.

3.3. Лабораторное исследование микросхемы аналогового дерандомайзера, результаты и

выводы.

3.4. Классификация режимов работы асинхронных систем.

3.5. Методика проектирования микросхем со структурой, управляемой потоком данных.

Выводы.

Глава 4. Разработка считывающей микросхемы для микрополосковых детекторов со структурой, управляемой потоком данных, и специализированного маршрута проектирования.

4.1. Структура микросхемы со 128 каналами считывания и 16 каналами обработки асинхронных данных.

4.2. Узлы микросхемы и их характеристики.

4.3. Маршруты проектирования микросхем со смешанными сигналами.

4.4. Специализированный маршрут смешанного проектирования микросхем со структурой, управляемой потоком данных.

Выводы.

Диссертация посвящена разработке методов и средств обработки сигналов многоканальных детекторов устройствами, управляемыми потоком данных, созданию структурных решений в интегральном исполнении, выработке маршрута проектирования микросхем данного класса.

Современная аппаратура физического эксперимента имеет тенденцию к значительному увеличению числа каналов получения информации с детекторов излучений [74,77]. Учитывая случайный характер поступающих сигналов и значительный разброс их плотности в зависимости от местоположения определенных детекторов, возникает проблема концентрации и отбора сигналов. Классические параллельные способы организации считывающей электроники в данном случаем оказываются не эффективными и даже не работоспособными, из-за значительного увеличения потребляемой мощности. Также возникают сложности при монтаже подобной аппаратуры на физических установках вследствие ее чрезмерных массогабаритных показателей. Не менее актуальной остается проблема интеграции детекторов и считывающей электроники.

Решением данных научных задач в области отечественной считывающей электроники исторически занимались ведущие специалисты таких организаций как РНЦ «Курчатовский институт», ОИЯИ, НИИЯФ МГУ, НИИСИ РАН, ГНЦ ИФВЭ, ГНЦ ИТЭФ.

Снижение потребляемой мощности и массогабаритных показателей микроэлектронных приборов возможно достичь с помощью использования при проектировании структур, концентрирующих данные. Однако, помимо концентрации необходимо также сохранить связь между данными, то есть поставить в соответствие данные пришедшие с определенного детектора с его адресом и временем поступления данных. Такое упорядочивание данных называется дерандомизацией. Данный процесс является востребованным в приложениях современных физических экспериментов, учитывая тенденцию к значительному увеличению количества каналов считывания данных. Наиболее актуальной является задача дерандомизации за счет аппаратных мощностей считывающей аналоговой электроники, в данном случае речь идет о так называемой аналоговой дерандомизации. Наиболее прогрессивным решением является проектирование смешанной аналого-цифровой многоканальной микросхемы с высокой степенью интеграции по современным субмикронным технологическим процессам. Важной научной задачей является создание методики проектирования микросхем со структурой, управляемой потоком данных. Данная методика нацелена на расширение области применения разработанных решений [72,78,79] для различных типов детекторов [45,46,49].

Разработка микросхем и печатных узлов со структурой, управляемой потоком данных, является сложной научно-технической проблемой, требующей новых методов моделирования и проектирования, оригинальных схемотехнических и структурных решений, выполняемых по субмикронным технологическим процессам. Актуальность данного направления подтверждает отсутствие аналогичных отечественных разработок на фоне увеличения количества каналов считывания в современном физическом эксперименте.

Цель диссертации — разработка методов и средств обработки сигналов многоканальных детекторов устройствами, управляемыми потоком данных, позволяющих снизить потребляемую мощность и площадь, занимаемую данными устройствами на кристаллесоздание методики проектирования микросхем со структурой, управляемой потоком данных.

Для достижения цели был использован комплексный подход, включающий решение следующих взаимосвязанных теоретических, экспериментальных, прикладных и расчетных задач с использованием высокопроизводительных ПЭВМ на базе ОС семейства UNIX и современных мощных микроэлектронных САПР:

— выявление современных тенденций в проектировании устройств, концентрирующих данные, структурных решений и принципов обработки и упорядочивания сигналов, поступающих с детекторов;

— создание методики проектирования микросхем со структурой, управляемой потоком данных, с использованием современных мощных микроэлектронных САПР;

— создание специализированного маршрута проектирования микросхем, со структурой, управляемой потоком данных;

— разработка специализированных микросхем по современной субмикронной КМОП технологии;

— создание законченного тракта обработки сигналов на одном кристаллеповышение интеграции считывающей электроники;

— проведение тестирования микросхем и анализа их характеристик.

На защиту выносятся следующие положения:

1. Методика расчета параметров блоков микросхемы с аналоговой дерандомизацией, позволяющая определить структурный параметр — фактор дерандомизации и связанные с ним параметры блоков, в зависимости от характера канальной загрузки.

2. Аналитические выражения, связывающие параметры блоков и структуры микросхемы с задаваемой вероятностью ошибки и загрузкой тракта считывания сигналов.

3. Структурные решения, примененные при проектировании микросхем, позволяющие в несколько раз снизить (в зависимости от фактора дерандомизации) потребляемую мощность и площадь, занимаемую на кристалле.

4. Результаты тестирования опытных микросхем, подтверждающие целесообразность и эффективность использования примененных при проектировании решений.

Научная новизна диссертации:

1. Созданная методика расчета параметров блоков и структуры микросхемы с аналоговой дерандомизацией, позволяет проектировать микросхемы данного класса, отсутствующие в данный момент в отечественной микроэлектронной базе. В мировой практике при наличии отдельных микросхем с использованием аналоговой дерандомизации отсутствует методика их проектирования.

2. Разработанный структурный способ уменьшения числа каналов обработки данных в области многоканальных систем считывания сигналов микрополосковых детекторов, основанный на принципах дерандомизации входных данных не применялся ранее для увеличения степени интеграции микросхем.

3. Впервые для данных микросхем приведены выражения, связывающие параметры блоков и структуры микросхемы с задаваемой вероятностью ошибки и загрузкой тракта считывания сигналов.

Практическая значимость результатов диссертации.

Работа по теме диссертации проводилась в сотрудничестве с германским физическим центром исследования тяжелых ионов GSI. Результаты работы имеют непосредственную практическую ценность для проектируемого в данном центре международного эксперимента СВМ, одним из основных официальных соисполнителей которого является НИЯУ «МИФИ». Так же результаты работы имеют возможность широкого применения в отечественной технике физического эксперимента вследствие востребованности современной считывающей микроэлектроники и отсутствия отечественных аналогов. В рамках работ по диссертации:

1. Разработан специализированный маршрут проектирования, учитывающий особенности создания смешанных аналого-цифровых микросхем со структурой, управляемой потоком данных.

2. По предложенной методике разработаны и изготовлены специализированные многоканальные микросхемы для считывания сигналов микрополосковых кремниевых детекторов нового международного асинхронного эксперимента СВМ, проектируемого на установке FAIR (GSI, г. Дармштадт, Германия).

3. Проведено исследование быстродействия базовых логических элементов ряда доступных технологических КМОП процессов, позволяющее обосновать выбор технологии для разработки микросхемы.

4. Разработано тестовое окружение для лабораторного исследования микросхем со структурой, управляемой потоком данных, обеспечивающее моделирование полного спектра входных воздействий.

5. Разработанный маршрут проектирования апробирован при создании 32-канальной специализированной микросхемы считывания сигналов микрополосковых детекторов для эксперимента «Нуклон» агентства «Роскосмос». Получено свидетельство о регистрации топологии № 2 010 630 036.

6. В рамках работы по диссертации произведена модернизация инфраструктуры лаборатории микроэлектронных САПР и лабораторных работ специальности 140 306 «Электроника и автоматика физических установок» по курсу «Теоретические основы специальности».

Диссертация состоит из введения, четырех глав, заключения и списка литературы. Общий объем диссертации 154 страницы, включая 94 рисунка и 8 таблиц.

Выводы.

Разработана полномасштабная прототипная специализированная многоканальная микросхема для считывания сигналов микрополосковых кремниевых детекторов с архитектурой, управляемой потоком данных. В данной микросхеме реализован полный тракт считывания и обработки сигналов, развито архитектурное решение, апробированное на первой партии опытных микросхем. Улучшены характеристики блоков микросхемы с учетом результатов лабораторного анализа предыдущей серии. Решена задача повышения степени интеграции благодаря использованию фактора дерандомизации Б = 8 и разработке недостающих, по сравнению с первым прототипом, блоков микросхемы. В связи с ограничением площади микросхемы для прототипных запусков реализовано 24 канала считывания, имитирующих 128 входных воздействий. Блок логического управления реализован полномасштабно.

В процессе разработки, с учетом востребованности данных микросхем в современном физическом эксперименте, создан специализированный маршрут проектирования смешанных многоканальных микросхем для считывания сигналов микрополосковых кремниевых детекторов с архитектурой, управляемой потоком данных. Данный маршрут учитывает известные особенности проектирования смешанных микросхем, а также и нюансы, связанные с архитектурой, управляемой потоком данных.

В рамках работы по теме диссертации для исследования современных микроэлектронных САПР и маршрутов проектирования с их использованием создана специализированная межкафедральная сеть и лаборатория [6,8,28], использующаяся, в том числе, и в образовательных целях университета.

Заключение

.

Основной научный результат диссертации заключается в развитии методов и средств обработки сигналов многоканальных детекторов устройствами, управляемыми потоком данных.

Основной теоретический результат.

Предложена методика проектирования считывающих микросхем с архитектурой, управляемой потоком данных, учитывающая требования современного физического эксперимента по обработке многоканальных данных с фиксированной вероятностью ошибки. Методика направлена на обоснованный выбор фактора дерандомизации при проектировании архитектуры, управляемой потоком данных, а также на расчет характеристик блоков микросхемы с учетом минимизации потребляемой мощности. Использование данной методики наряду с применением современных принципов смешанного проектирования позволяют реализовать полный специализированный маршрут проектирования считывающих микросхем для микрополосковых детекторов со структурой, управляемой потоком данных.

Частные теоретические результаты.

1. Разработан метод расчета фактора дерандомизаци при проектировании архитектуры, управляемой потоком данных, количественно обуславливающий снижение потребляемой мощности и площади на кристалле.

2. Получены аналитические выражения, связывающие наиболее важные характеристики блоков архитектуры, управляемой потоком данных, между собой и с параметрами ТЗ при проектировании для конкретного физического эксперимента.

3. Обоснован выбор специализированной для задач многоканального физического эксперимента структуры, концентрирующей данные, благодаря которой при повышении степени интеграции достигается снижение потребляемой мощности блока обработки сигналов в 5,9 раз и площади, занимаемой им на кристалле, в 7,4 раза (при факторе дерандомизации 8) по сравнению с известной архитектурой без разделения тракта.

Основной практический результат.

На основе предложенной методики разработаны и изготовлены специализированные многоканальные микросхемы для считывания сигналов микрополосковых кремниевых детекторов со структурой, управляемой потоком данных по современной 0,18 мкм КМОП технологии компании UMC, Тайвань. Апробирован разработанный в НИЯУ «МИФИ» маршрут проектирования, основанный на программных средствах компании Cadence, для смешанного проектирования ИМС.

Частные практические результаты.

1. Впервые реализован в составе единой БИС полномасштабный многоканальный тракт считывания сигналов микрополосковых кремниевых детекторов со структурой, управляемой потоком данных.

2. Разработан специализированный маршрут проектирования, учитывающий особенности создания смешанных аналого-цифровых микросхем со структурой, управляемой потоком данных.

3. Проведено исследование быстродействия базовых логических элементов ряда доступных через организацию Europractice современных технологических субмикронных КМОП процессов: 0,13 мкм и 0,18 мкм компании UMC, Тайвань и 0,35 мкм компании AMIS, Бельгия.

4. Разработано тестовое окружение для лабораторного исследования микросхем со структурой, управляемой потоком данных.

5. Разработанный маршрут проектирования применен при создании.

32-канальной специализированной микросхемы считывания сигналов микрополосковых детекторов для эксперимента «Нуклон» агентства «Роскосмос». Получено свидетельство о регистрации топологии № 2 010 630 036.

6. В рамках работы по теме диссертации произведена модернизация инфраструктуры лаборатории микроэлектронных САПР и лабораторных работ специальности 140 306 «Электроника и автоматика физических установок» по курсу «Теоретические основы специальности».

Показать весь текст

Список литературы

  1. Т.М. Заряд очувствительные преду силители наносекундного диапазона на малошумящих аналоговых интегральных микросхемах / Элементная база: аналоговые компоненты № 9 2003 С.94−95.
  2. Э.В., Воронин А. Г., Клюев А. Д., Силаев A.C. Специализированная ИМС обработки аналоговых сигналов для кремниевых детекторов // Электроника, микро- и наноэлектроника. Сб. научн. трудов. -М.: МИФИ, 2007. С.107−112.
  3. Э.В., Воронин А. Г., Клюев А. Д. Развитие аналогового дерандомайзера в интегральном исполнении // Электроника, микро- и наноэлектроника. Сб. научн. трудов. М.: МИФИ, 2008. — С.134−139.
  4. Э.В., Воронин А. Г., Клюев А. Д., Пахомов А. Ю. Развитие микросхемы для эксперимента «НУКЛОН» // Электроника, микро- и наноэлектроника. Сб. научн. трудов. М.: МИФИ, 2008. — С.140−146.
  5. Э.В., Воронин А. Г., Клюев А. Д., Меркин М.М., Пахомов
  6. A.Ю. Быстрый токовый предусилитель для кремниевых детекторов // Приборы и техника эксперимента, 2010. № 1. — С.94−97.
  7. Э.В., Гармаш A.A., Клюев А. Д., Семенов Д.Ю., Шумихин
  8. Э.В., Волков Ю. А., Воронин А. Г., Клюев А. Д., Пахомов А. Ю., Силаев A.C. Интегральная микросхема для регистрации сигналов кремниевых детекторов // Приборы и техника эксперимента, 2010. № 2. -С.62−73.
  9. A.A. Среда проектирования компании Cadence. ЭЛЕКТРОНИКА: Наука, Технология, Бизнес 5/2003, С. 28−30.
  10. А.Д. Смешанное моделирование микросхемы аналогового дерандомайзера 128 на 16 // Электроника, микро- и наноэлектроника. Сб. научн. трудов.- М: МИФИ, 2009. С.193−200.
  11. А.Л. Среда проектирования СБИС компании Mentor Graphics. ЭЛЕКТРОНИКА: Наука, Технология, Бизнес 7/2003, С. 30−33.
  12. Д.М., Булатов В. Л., Баранова Н. В. Эксперимент Нуклон: современное состояние / 29-я РККЛ, Москва, 2006.
  13. В.Б. Проектирование СБИС. Стили и этапы проекта. М.: Компоненты и технологии № 4, 2003.
  14. В.И., Кобзев Ю. М. Проектирование аналоговых КМОП-микросхем. Краткий справочник разработчика / Под редакцией канд. техн. наук В. И. Эннса. М.: Горячая линия — Телеком. — 2005. — 454 с.
  15. Разработка специализированного блока с ПЛИС и фрагмента тестовой задачи для реализации на СБИС: заключительный отчет о НИР: Московский инженерно-физический институт- рук. Шагурин И. И. — исполн.: Аткин Э. В. и др. М., 2005. — 117с. — № 330 821/1−1.
  16. Appel J.A., Chiodini G., Christian D. et al. FPIX2, the BTeV pixel readout chip // www-btev.fnal.gov/DocDB/0022/2 297/001/dccwriteup.pdf
  17. Armbruster T. CBM-XYTER design aspects // http://www.fzd.de/workshops/CBM/uploads/2007−09−27/12:40:00T.Armbruster (Mannheim)l.pdf
  18. Atkin E., Klyuev A., Voronin A. Derandomizer electronics // https://www.gsi.de/documents/DOC-2007-Mar-54-l.pdf (дата обращения 03.06.2010)
  19. Atkin E., Klyuev A., Trubetskoy M., Voronin A. Design of data-driven architecture for multichannel detectors // Nuclear Electronics & Computing XXII Int. Symposium, Proc. of the Symposium. 2007. — Dubna. — P. 134−138.
  20. Atkin E., Ilyuschenko I., Klyuev A., Podorozhny D., Volkov Yu., Voronin A. Development of an ASIC for Nucleon project // Nuclear Electronics & Computing XXII Int. Symposium, Proc. of the Symposium. 2007. — Dubna. -P.126−133.
  21. Atkin E., Klyuev A., Silaev A., Fedenko A., Karmanov D., Merkin M.,
  22. Voronin A. Integrated circuit readout for the silicon sensor test station // arXiv.org: Архив электронных препринтов. 2009. URL: http://arxiv.org/pdf/0906.2063vl (дата обращения 18.05.2010).
  23. Atkin Е., Garmash A., Klyuev A., Semenov D., Shumikhin V., Volkov Yu. Development of the university computing network for integrated circuit design // Proc. of IEEE East-West Design & Test Symposium. 2009. — Moscow, Russia.- P.221.
  24. Atkin E., Klyuev A. Analog 128 to 16 de-randomizer ASIC // Nuclear Electronics & Computing XXII Int. Symposium, Proc. of the Symposium. 2010.- Dubna. P.57−61.
  25. Atkin E., Bocharov Yu., Butuzov V., Klyuev A., Osipov D., Semenov D., Simakov A. Development of the derandomizing architecture for CBM-STS // CBM progress report. 2010. — P.45.
  26. Atkin E., Voronin A. Si-Strip FEE development. Status. http://www.gsi.de/documents/DOC-2005-Mar-137-l.pdf
  27. Barrillon P. PMF: The front end electronic of the ALFA detector // CERN-2008−008, 2008. 4pp., Published in Naxos 2008, Electronics for particle physics 282−285.
  28. Bogdan M., Campbell M., Genat J.F. et al. Data acquisition system for a K (L) experiment at J-Parc // CERN-2008−008, 2008. 3pp, Published in Naxos 2008, Electronics for particle physics 483−485.
  29. Brogna A.S., Buzzetti S., Schmidt C.J. et al. // The n-XYTER Reference Manual. Chip version 1.0. http://cbm-wiki.gsi.de/cgi-bin/view/Public/PublicNxyter
  30. Buzetti S. N-XYTER ASIC Token Ring performance // http://jral.neutron-eu.net/FILES/TokenRingPerformance.pdf
  31. Chambert V. The electronics of ALICE dimuon tracking chambers // CERN-2008−008, 2008. 5pp., Published in Naxos 2008, Electronics for particle physics 242−246.
  32. Checka N. Substrate noise analysis and techniques for mitigation in mixed-signal RF system // Massachusetts institute of Technology.-2005.-pp.19−23.
  33. Checka N., Chandrakasan A., Reif R. Substrate noise analysis and experimental verification for the efficient noise prediction of a digital pll // Custom Integrated Circuits Conference.-2005.-pp.473−476.
  34. Darbo G., Farthouat P., Grillo A. Readout architecture of the ATLAS upgraded tracker // CERN-2008−008, 2008. 5pp., Published in Naxos 2008, Electronics for particle physics 349−353.
  35. De Geronimo G., O’Connor P., Kandasamy A., Grosholz J. Advanced Readout ASICs for Multielement CZT Detectors // www.inst.bnl.gov/programs/microelec/PDF/ME-JNL-20.pdf
  36. De Geronimo G., O’Connor P., Grosholz J. A CMOS baseline holder (BLH) for readout ASICs // IEEE Transactions on Nuclear Science, Vol. 47, No. 3, Jun. 2000, pp.818−822.
  37. De Geronimo G., O’Connor P. A CMOS fully compensated continuous reset system // IEEE Transactions on Nuclear Science, Vol. 47, No. 4, Aug. 2000, pp.1458−1462.
  38. Dong S. Ha. VTVT ASIC Design Flow // http://www.vtvt.ece.vt.edu/ vlsidesign/designFlow.php
  39. Druillole F., Feinstein F., Lachartre D. The Analog Ring Sampler: An ASIC for the Front-End Electronics of the ANTARES Neutrino Telescope // IEEE Trans, on Nuclear Science, Vol. 49, No. 3, June 2002.
  40. Dusi W., Auricchio N., Brigliadori L. A Study of the Spectroscopic Performance of a CdTe Microstrip Detector // IEEE Trans, on Nuclear Science, Vol. 50, No. 4, August 2003.
  41. Filthaut F. Production and Testing of the D0 Silicon Microstrip Tracker // IEEE Trans, on Nuclear Science, Vol. 48, No. 4, August 2001.
  42. Jiang W. Substrate noise analysis with Assura RF// CDNLive Silicon1. Valley.- 2006.-P.12.
  43. Jones L., Seller P., Lazarus I., Coleman-Smith P. A readout ASIC for CZT Detectors // CERN-2008−008, 2008. 5pp., Published in Naxos 2008, Electronics for particle physics 102−106.
  44. Hartmut F., Sadrozinski W. Applications of Silicon Detectors // IEEE Trans, on Nuclear Science, Vol. 48, No. 4, August 2001.
  45. Heda B. Substrate Coupling Analysis in Integrated Circuits // Cadence Design Systems.-2005.-P.4.
  46. Hoffman E. Mixed-signal simulation for automotive sensor design with design checking and self-assessment // http://www.embed ded.com/columns/technicalinsights/196 300 003
  47. Gong D., Liu T., Xiang A., Ye J. Status report on the LOC ASIC // CERN-2008−008, 2008. 4pp., Published in Naxos 2008, Electronics for particle physics 107−110.
  48. Gough I. Readout electronics of the ATLAS muon cathode strip chambers // CERN-2008−008, 2008. 4pp., Published in Naxos 2008, Electronics for particle physics 247−250.
  49. Grybos P., Dabrowski W. Development of a Fully Integrated Readout System for High Count Rate Position-Sensitive Measurements of X-Rays Using Silicon Strip Detectors // IEEE Trans, on Nuclear Science, Vol. 48, No. 3, June 2001.
  50. Kaplon J., Anghinolfi F., Dabrowski W. et al. The ABCN front-end chip for ATLAS inner detector upgrade // CERN-2008−008, 2008. 5pp., Published in Naxos 2008, Electronics for particle physics 116−120.
  51. Kim J.W., Perrott M., Dutton R. Behavioral simulation techniques for substrate noise analysis in PLL circuits // Proceedings of 39 design automation conference.-2003.-pp.498−503.
  52. Krieger B., Alfonsi S., Yarema R., Zimmerman T. et al. SVX4: a new deep-submicron readout IC for the Tevatron collider at Fermilab // IEEE
  53. Transaction on Nuclear Science, Oct. 2004, Vol. 51, Issue 5, Part 1, pp. 19 681 973.
  54. Kruiskamp M., Leenaerts D. A CMOS peak detect sample and hold circuit // IEEE Trans. Nucl. Sci., vol. 41, pp. 295−298, Feb. 1994.
  55. Kundert K. Principles of Top-Down Mixed-Signal Design // http://www.designers-guide.com/docs/tdd-principles.pdf (дата обращения 03.06.2010)
  56. Lee A., Wong E., Chan J. Mixed-signal verification of pipeline Analog-to-digital converter (ADC) prototype //http://www.synopsys .com.cn/information/snug/2005-collection/mixed-signal-verification-of-pipeline-analog-to-digital-converter-adc-prototype
  57. Maloberti F. Analog Design for CMOS VLSI Systems, Kluwer Academic Publishers, 2001, ISBN:0−7923−7550−5.
  58. Mandelli E., Moses W., Weng M. A High-Speed Low-Noise CMOS 16-Channel Charge-Sensitive Preamplifier ASIC for APD-Based PET Detectors // IEEE Trans, on Nuclear Science, Vol. 50, No. 4, August 2003.
  59. Manghisoni M., L. Ratti, Hoff J. et al. FSSR2, a self-triggered low noise readout chip for silicon strip detectors. 2005 IEEE Nuclear Science Symposium Conference Record, Oct. 2005, Vol. 2, pp. 896- 900.
  60. Martin-Chassard G., Conforti S., Dulucq F. et al. PMm2 ASIC: PARISROC // CERN-2008−008, 2008. 4pp., Published in Naxos 2008, Electronics for particle physics 504−507.
  61. Noulis Т., Fikos G., Siskos S., Sarrabayrouse G. Noise analysis of radiation detector charge sensitive amplifier architectures // CERN-2008−008, 2008. 4pp., Published in Naxos 2008, Electronics for particle physics 486−489.
  62. Noulis Т., Siskos S., Sarrabayrouse G. Development and testing of an advanced CMOS readout architecture dedicated to X-rays silicon strip detectors // CERN-2008−008, 2008. 5pp, Published in Naxos 2008, Electronics for particle physics 397−401.
  63. O’Connor P. Hot or Not? Power dissipation in analog front end electronics for 2D detectors. // http://www-gr oup. slac. Stanford. edu/ais/publicDocs/pr esentation 104. pdf
  64. O’Connor P., De Geronimo G., Grosholz J. et al. Multichannel Energy and Timing Measurements with the Peak Detector/Derandomizer ASIC // Instrumentation Division Seminar. Mayl8, 2005
  65. O’Connor P., De Geronimo G., Kandasamy A. Amplitude and time measurement ASIC with analog derandomization // http://www.inst.bnl.gov/programs/microelec/PDF/ME-JNL-21.pdf
  66. O’Connor P. Analog front ends for highly segmented detectors // Nuclear Instruments and Methods in Physics Research Section A: Accelerators, Spectrometers, Detectors and Associated Equipment, Volume 522, Issues 1−2, 11 April 2004, pp. 126−130.
  67. Protic D., Krings T., Schleichert R. Development of Double-Sided Microstructured Si (Li) Detectors // IEEE Trans, on Nuclear Science, Vol. 49, No. 4, August 2002.
  68. Ravi C. Substrate noise analysis in rf integrated circuits // Electrical Engineering.-2003.-pp.9−26.
  69. Raymond M., Hall G. CMS microstrip tracker readout at the SLHC // CERN-2008−008, 2008. 5pp., Published in Naxos 2008, Electronics for particle physics 354−358.
  70. Rivetti A., Anelli G., Anghinolfi F. et al. A Low-Power 10-bit ADC in a 0.25-um CMOS: Design Considerations and Test Results // IEEE trans, on nuclear science, vol. 48, no. 4, august 2001.
  71. Shah D., Lee D. Guidelines to Maximize the Performance of Verilog
  72. AMS/VHDL-AMS Behavioral Modeling. //http://chipdesignmag.com/display.php?articleld=105
  73. Sicho P. SLHC upgrade plans for the ATLAS pixel detector // CERN-2008−008, 2008. 5pp., Published in Naxos 2008, Electronics for particle physics 339−343.
  74. Tindall C., Amman M., Luke P. Large-Area Si (Li) Orthogonal-Strip Detectors // IEEE Trans, on Nuclear Science, Vol. 51, No. 3, June 2004.
  75. Tremsin A., Siegmund O. Cross-Strip Readouts for Photon Counting Detectors With High Spatial and Temporal Resolution // IEEE Trans, on Nuclear Science, Vol. 51, No. 3, June 2004.
  76. Torres J. FPGA implementation of optimal filtering algorithm for TileCal ROD system // CERN-2008−008, 2008. 3pp., Published in Naxos 2008, Electronics for particle physics 526−528.
  77. Ullan M. Evaluation of two SiGe HBT technologies for the ATLAS sLHC upgrade // CERN-2008−008, 2008. 5pp., Published in Naxos 2008, Electronics for particle physics 111−115.
  78. Wong W., Ballabriga R., Campbell M., Heijne E., Llopart X., Tlustos L. Design considerations for area-constrained in-pixel photon counting in Medipix3 // CERN-2008−008, 2008. 5pp. Published in Naxos 2008, Electronics for particle physics 539−543.
  79. Yarema R., Hoff J., Mekkaoui A. et al. Fermilab Silicon Strip Readout Chip for BTeV // lss.fnal.gov/archive/2004/conf/fermilab-conf-04−526-e.pdf.
  80. Yarema R., Christian D., Demarteau M. et al. 3-D IC pixel electronics: The next challenge // CERN-2008−008, 2008. 5pp, Published in Naxos 2008, Electronics for particle physics 183−187.
  81. Zervakis E., Papananos Y., Loukas D. A High-Counting-Rate Readout System for X-ray Applications. IEEE Trans, on Nuclear Science, Vol. 51, No. 3, June 2004.
  82. ASSURA parasitic extraction data sheet (5772 10/04), Cadence1. Design Systems, Inc, 2004
  83. Nano Encounter data sheet (4137H 08/04). Cadence Design Systems, Inc, 2004
  84. Solutions for mixed-signal soc implementation // White paper. Cadence Design Systems, Inc, 2009
  85. Virtuoso ultrasim full-chip fastspice simulator datasheet (5439B 07/04). Cadence Design Systems, Inc, 2004
  86. ZMD31015. Short description // http://www.zmdi.com/products/sensor-signal-conditioner/zmd31015/
Заполнить форму текущей работой