Помощь в написании студенческих работ
Антистрессовый сервис

Описание схемы электрической принципиальной

РефератПомощь в написанииУзнать стоимостьмоей работы

ОЗУ активизируется при А10 — 0 и при наличии RD или WR. Номер страницы ОЗУ образуют разряды А8, А9 шины адреса МК, т. е. состояние выводов Р20, Р21 КР1816ВЕ35 в цикле обращения к ОЗУ. Схема управления внешними устройствами анализирует разряд адреса А10 и устанавливает сигналы IORD и IOWT с временными соотношениями, соответствующими ТУ на БИС серии 580. Адаптер параллельного интерфейса КР580ВВ55… Читать ещё >

Описание схемы электрической принципиальной (реферат, курсовая, диплом, контрольная)

Рассмотрим принцип работы ОЭВМ представляет собой систему функциональных блоков, связь между которыми осуществляется через единый системный канал обмена информацией. Скорость обмена данными по стандартному интерфейсу ИРПС составляет 75…960 Бод; длина линии связи — до 3 км, число проводов в линии — 4. интерфейс обладает высокой помехозащищенностью. МК насчитывает три канала по восемь линий ввода-вывода без стробирования или два канала по восемь линий со стробированием. Предусмотрено пять лини запросов прерываний.

ОЭВМ исполняет программу, записанную в памяти программ и формирует все необходимые сигналы управления обменом данными с внешним ОЗУ и периферийными БИС. Порты периферийных БИС адресуются как ячейки внешней памяти данных. Для разделения операций с памятью данных и портами используется разряд А10 адреса (вывод Р22 КР1816 ВЕ35). Внешние схемы тактового генератора и формирования сигнала «сброс» обеспечивают правильную последовательность сброса периферийных БИС и ОЭВМ. Регистр защелка фиксирует байт адреса внешнего ЗУ, передаваемых по шине данных.

ОЗУ активизируется при А10 — 0 и при наличии RD или WR. Номер страницы ОЗУ образуют разряды А8, А9 шины адреса МК, т. е. состояние выводов Р20, Р21 КР1816ВЕ35 в цикле обращения к ОЗУ. Схема управления внешними устройствами анализирует разряд адреса А10 и устанавливает сигналы IORD и IOWT с временными соотношениями, соответствующими ТУ на БИС серии 580.

Разряды шины адреса А0 и А1 выбирают порт внутри каждой периферийной БИС, разряды А2… А5 — кристаллы адаптера последовательного интерфейса, контроллера клавиатуры и индикации соответственно. Для этого в соответствующем разряде адреса должен быть сформирован сигнал Лог 0 (при А10=1), а остальные три разряда должны быть в состоянии Лог.1. При А10=1 и появлении 0 на более чем одном разряде А2… А5 во время операции чтения может возникнуть конфликт и сбой работы МК.

Адаптер последовательного интерфейса со схемами передатчика и приемника реализует интерфейс ИРПС для связи с внешней ЭВМ или устройством, имеющим аналогичный интерфейс.

Адаптер параллельного интерфейса КР580ВВ55 обеспечивает стробированный и нестробированный ввод-вывод информации по параллельным каналам связи, сбор данных с внешних измерительных устройств и (или) управление исполнительными устройствами.

Таймер необходим для измерения временных интервалов или подсчета числа событий. Один из счетчиков микросхемы служит для задания тактовой частоты приемника и передатчика адаптера последовательного интерфейса.

Контроллер клавиатуры и индикации обслуживает индикаторное табло, опрашивает органы управления или состояния датчиков.

Схема прерываний формирует из восьми входных сигналов запросов прерываний IR0… IR7 один сигнал запроса прерывания INT для процессора, причем назначения сигналов IR0… IR3 определены внутренними потребностями контроллера.

Показать весь текст
Заполнить форму текущей работой