Помощь в написании студенческих работ
Антистрессовый сервис

Основы информатики. 
Основы информатики

РефератПомощь в написанииУзнать стоимостьмоей работы

Графическое изображение микросхемы в. Количество ячеек памяти N 2. Сложим два числа в десятичной и шестнадцатеричной системах. Решение Переводим в двоичную и шестнадцатеричную системы. Основные технические характеристики микропроцессора 80 486. Нарисуйте структурную схему МП и укажите его назначение. Д. Информационную емкость V (бит) = N • m V = 2048 • 8 = 16.384 бит. Микропроцессор КР580 ВМ80… Читать ещё >

Основы информатики. Основы информатики (реферат, курсовая, диплом, контрольная)

  • 1. Заданные десятичные числа перевести в двоичную систему (с точностью до восьми знаков после запятой) и в шестнадцатеричную систему (с точностью до двух знаков после запятой). Произвести сложение чисел в десятичной, двоичной и шестнадцатеричной системах.
  • 49,510 + 37,410 =

Решение Переводим в двоичную и шестнадцатеричную системы.

  • В) сложим эти два числа двоичной системы
  • 110 001,11011102

+ 100 101,011001102

  • 10 110 101,010101002
  • Г) сложим два числа в десятичной и шестнадцатеричной системах
  • 49,51031,8816

+37,41025,6616

  • 86,91057,5416
  • 2. Приведите УГО ИМС запоминающего устройства

КР537РУ8А а. Назначение ИМС;

б. Тип запоминающего устройства;

в. Количество ячеек памяти N;

г. Разрядность ячеек памяти m, бит;

д. Информационную емкость V (бит);

е. Укажите сигналы на схеме для записи 11 110 000 в ячейку памяти по адресу 3Е116

Решение а. Назначение — оперативное запоминающее устройство для кратковременного хранения программ и данных, которая работает в трех режимах: запись, чтение и хранение б. Тип ОЗУ — это ИМС оперативного запоминающего устройства ОЗУ (RAM). На рисунке приведено УГО ИМС ОЗУ КР537РУ8А.

Графическое изображение микросхемы в. Количество ячеек памяти N 2.

Для ИМС КР357РУ8А (А0, А1, А2, А3, А4, А5, А6, А7, А8, А9, А10), следовательно N 211 = 2048.

г. Разрядность ячеек памяти m = 8 бит, так как (D0 — D7).

д. Информационную емкость V (бит) = N • m V = 2048 • 8 = 16.384 бит.

3. Микропроцессор КР580 ВМ80 выполняет фрагмент программы

MVI C, 5116.

MVI A, B816

ADD C.

1. Нарисуйте структурную схему МП и укажите его назначение.

Микропроцессор выдаёт в шину адреса, адрес ячейки оперативной памяти, хранящей вызываемую команду, и по управляющей цепи подаётся сигнал на чтение из оперативной памяти. Выданная команда, через шину выходных данных принимается в микропроцессор. По принятой команде в управляющей памяти микропроцессора находится соответствующая команде микропрограмма, и затем, осуществляется её исполнение.

Определите содержание каждой команды.

MVI C, 5116. Занесение содержимого второго байта команды В2 в регистратор С.

MVI A, B816. Занесение содержимого второго байта команды В2 в регистратор А.

ADD C. Суммирование содержимого аккумулятора с содержимым регистра С, результат остается в аккумуляторе.

3. Основные технические характеристики микропроцессора 80 486.

МИКРОСХЕМЫ МИКРОПРОЦЕССОРНОГО НАБОРА 80 486.

80 486 — быстродействующий 32-разрядный МП.

82 596СА — 32-разрядный сопроцессор LAN.

82 320 — контроллер магистрали Micro Chanel (MCA).

82 350 — контроллер магистрали EISA.

82С508 — микросхема программируемой логики, минимизирующая объем оборудования основной платы.

В 1989 г. Intel представила первого представителя семейства 80×86, содержащего более миллиона транзисторов в чипе. Этот чип во многом сходен с 80 386. Он на 100% программно совместим с микропроцессорами 386(ТМ) DX & SX. Один миллион транзисторов объединенной кэш-памяти (сверхбыстрой оперативной памяти), вместе с аппаратурой для выполнения операций с плавающей запятой и управлением памяти на одной микросхеме, тем не менее, поддерживают программную совместимость с предыдущими членами семейства процессоров архитектуры 86. Часто используемые операции выполняются за один цикл, что сравнимо со скоростью выполнения RISC-команд. Восьми килобайтный унифицированный кэш для кода и данных, соединенный с шиной пакетного обмена данными со скоростью 80/106 Мбайт/сек при частоте 25/33 МГерц гарантируют высокую производительность системы даже с недорогими дисками (DRAM). Новые возможности расширяют многозадачность систем. Новые операции увеличивают скорость работы с семафорами в памяти. Оборудование на микросхеме гарантирует непротиворечивость кэш-памяти и поддерживает средства для реализации многоуровневого кэширования. Встроенная система тестирования проверяет микро схемную логику, кэш-память и микро схемное постраничное преобразование адресов памяти. Возможности отладки включают в себя установку ловушек контрольных точек в выполняемом коде и при доступе к данным. Процессор i486 имеет встроенный в микросхему внутренний кэш для хранения 8Кбайт команд и данных. Кэш увеличивает быстродействие системы, отвечая на внутренние запросы чтения быстрее, чем при выполнении цикла чтения оперативной памяти по шине. Это средство уменьшает также использование процессором внешней шины. Внутренний кэш прозрачен для работающих программ. Процессор i486 может использовать внешний кэш второго уровня вне микросхемы процессора. Обычно внешний кэш позволяет увеличить быстродействие и уменьшить полосу пропускания шины, требуемую процессором i486.

ОСНОВНЫЕ ТЕХНИЧЕСКИЕ ХАРАКТЕРИСТИКИ МП 80 486.

Разрядность:

АЛУ 32.

Шины данных 32.

Адреса 32.

Адресное пространство ОЗУ, Мбайт 40,96.

Число команд 196.

Кэш-память, Кбайт 8.

Сопроцессор: Встроенный, 80 387.

Тактовая частота, МГц 20−33.

Корпус микросхемы:

Число рядов 4.

Число контактов 168.

микросхема микропроцессор число.

  • 1. Методические указания и контрольные задания для студентов заочной формы обучения по специальности 1806 «Техническая эксплуатация и обслуживание электрического и электромеханического оборудования» Н. Новгород 2005
  • 2. Шило В. Л. Популярные цифровые микросхемы: Справочник. — М.: Радио и связь.
  • 3. В. Э. Фигурнов: IBM PC для пользователя.
  • 4. Р. Веббер: Конфигурирование ПК на процессорах 386/486.
  • 5. П. Нортон: Персональный компьютер изнутри.
  • 6. В. Л. Григорьев «Микропроцессор i486. Архитектура и программирование», Гранал, Москва, 1993.
  • 7. Ж. К. Голенкова и др. «Руководство по архитектуре IBM PC AT», Консул, Минск, 1993
  • 8. Руководство программиста по процессору Intel i386, Техническая документация уровня 2, © Intel Corp.
  • 9. Руководство программиста по процессору Intel i486, Техническая документация уровня 2, © Intel Corp.
Показать весь текст
Заполнить форму текущей работой