Помощь в написании студенческих работ
Антистрессовый сервис

Таймер. 
Разработка принципиальной схемы блока преобразования виртуальных адресов

РефератПомощь в написанииУзнать стоимостьмоей работы

Программируемый таймер реализован в виде трех независимых 16-разрядных каналов с общей схемой управления. Каждый канал может работать в шести режимах. Программирование режимов работы каналов осуществляется индивидуально и в произвольном порядке путем ввода управляющих слов в регистры режимов каналов, а в счетчики — запрограммированного числа байтов. Таймер предназначен для деления машинного… Читать ещё >

Таймер. Разработка принципиальной схемы блока преобразования виртуальных адресов (реферат, курсовая, диплом, контрольная)

Таймер предназначен для деления машинного времени на временные интервалы, для эффективного использования процессора при работе с периферийными устройствами. Он обеспечивает совместную работу ЦП и ПУ в реальном масштабе времени, осуществляя разбиения машинного времени на равные интервалы времени.

Назначение таймера:

  • § генерация прерываний от системных часов;
  • § генерация запросов на регенерацию памяти;
  • § генерация звуковых сигналов (PC Speaker)

В состав таймера входят схемы, необходимые для:

  • § запроса и получения канала;
  • § формирования вектора прерывания;

В качестве таймера в ЭВМ используется аналог микросхемы 580ВИ53 — трехканальное программируемое устройство, предназначенное для организации работы микропроцессорных систем в режиме реального времени. Таймер формирует сигналы с различными временными параметрами.

Программируемый таймер реализован в виде трех независимых 16-разрядных каналов с общей схемой управления. Каждый канал может работать в шести режимах. Программирование режимов работы каналов осуществляется индивидуально и в произвольном порядке путем ввода управляющих слов в регистры режимов каналов, а в счетчики — запрограммированного числа байтов.

С помощью таймера можно задавать определённые промежутки времени, по истечении которых происходит прерывание. Линия запроса прерывания от таймера подключается на контроллер прерываний на самый приоритетный вход.

Управляющими сигналами для таймера являются, сигналы каналов, разрешающие или запрещающие счет, сигналы выбора каналов, а также входы write/read и вход выбора микросхемы. Максимальное значение счета: в двоичном коде 216; в двоично-десятичном коде 104, а частота синхронизации каналов 0−2,5 МГц.

Рис. 20 Структурная схема включения таймера

Показать весь текст
Заполнить форму текущей работой