Помощь в написании студенческих работ
Антистрессовый сервис

Разработка принципиальной схемы

РефератПомощь в написанииУзнать стоимостьмоей работы

Оперативное запоминающее устройство Адресные линии А0 — А14 микропроцессора подключаются к адресным входам микросхемы оперативного запоминающего устройства. Старший бит адреса памяти A15 через логический элемент используется для выбора микросхемы памяти и подается на вход выборки микросхемы CS. Если старший бит адреса А15 равен уровню сигнала логической единицы, то выбирается микросхема… Читать ещё >

Разработка принципиальной схемы (реферат, курсовая, диплом, контрольная)

В Приложении представлена принципиальная электрическая схема цифрового измерительного прибора. В основу ее входит типовая схема подключения микропроцессора К580ВМ80А с памятью и внешними устройствами, которая и является основой цифрового измерительного прибора.

На базе контроллера тактовых сигналов К580ГФ24 выполнена схема синхронизации и сброса микропроцессорного устройства. При включении цифрового измерительного прибора или кратковременного исчезновения напряжения питания формируется сигнал сброса RESET, который устанавливает микропроцессорное устройство в начальное условие.

Центральный микропроцессор К580ВМ80А синхронизируется по входам С1 и С2 тактовыми сигналами от контроллера тактовых сигналов. Шина данных D0 — D7 микропроцессора подключена к шине данных D0 — D7 системного контроллера К580ВМ80А, а в свою очередь шина данных DB0 — DB7 системного контроллера подключена к информационным выводам микросхем памяти и портам ввода-вывода.

Постоянное запоминающее устройство Адресные линии А0 — А14 микропроцессора подключаются к адресным входам микросхемы постоянного запоминающего устройства. Старший бит адреса памяти A15 используется для выбора микросхемы памяти и подается на вход выборки микросхемы CS. Если старший бит адреса А15 равен нулю, то выбирается микросхема постоянного запоминающего устройства.

Сигналы чтения MRD для чтения байтов из постоянного запоминающего устройства формирует системный контроллер.

Оперативное запоминающее устройство Адресные линии А0 — А14 микропроцессора подключаются к адресным входам микросхемы оперативного запоминающего устройства. Старший бит адреса памяти A15 через логический элемент используется для выбора микросхемы памяти и подается на вход выборки микросхемы CS. Если старший бит адреса А15 равен уровню сигнала логической единицы, то выбирается микросхема оперативного запоминающего устройства.

Сигналы MRD и MWR для чтения и записи байтов из оперативного запоминающего устройства формирует системный контроллер.

Аналого-цифровой преобразователь и порты ввода вывода На базе логических элементов (микросхемы DD4, DD5, DD7, DD9 и DD11) выполняется логика выборки портов ввода-вывода.

Выходной сигнал микросхемы DD4 формирует сигнал.

Выходные сигналы логических элементов микросхем DD7:

Выходные сигнал логических элементов микросхем DD9:

Выходные сигнал логических элементов микросхем DD11:

В итоге получается, что микросхема DD8 сохранит информацию, когда на адресной шине A=0, и; микросхема DD12 сохранит информацию, когда на адресной шине A=4, и, а микросхема DD14 сохранит информацию, когда на адресной шине A=3, и .

Показать весь текст
Заполнить форму текущей работой